孕龙ZEROPLUS逻辑分析仪的工作原理
孕龙ZEROPLUS逻辑分析仪的工作过程就是数据采集、存储、触发、显示的过程,由于它采用数字存储技术,可将数据采集工作和显示工作分开进行,也可同时进行,必要时,对存储的数据可以反复进行显示,以利于对问题的分析和研究。
将被测系统接入孕龙ZEROPLUS逻辑分析仪,使用逻孕龙ZEROPLUS逻辑分析仪的探头(孕龙ZEROPLUS逻辑分析仪的探头是将若干个探极集中起来,其触针细小,以便于探测高密度集成电路)监测被测系统的数据流,形成并行数据送至比较器,输入信号在比较器中与外部设定的门限电平进行比较,大于门限电平值的信号在相应的线上输出高电平,反之输出低电平时对输入波形进行整形。经比较整形后的信号送至采样器,在时钟脉冲控制下进行采样。被采样的信号按顺序存储在存储器中。采样信息以“先进先出”的原则组织在存储器中,得到显示命令后,按照先后顺序逐一读出信息,按设定的显示方式进行被测量的显示。
孕龙ZEROPLUS逻辑分析仪的作用是利用便于观察的形式显示出数字系统的运行情况,对数字系统进行分析和故障判断。其主要特点如下:
有足够多的输入通道
具有多种灵活的触发方式,确保对被观察的数据流准确定位(对软件而言可以跟踪系统运行中的任意程序段,对硬件而言可以检测并显示系统中存在的毛刺干扰)。
具有记忆功能,可以观测单次及非周期性数据信息,并可诊断随机性故障。
具有延迟能力,用以分析故障产生的原因。
具有限定功能,实现对欲获取的数据进行挑选,并删除无关数据。
具有多种显示方式,可用字符、助记符、汇变语言显示程序,用二进制、八进制、十进制、十六进制等显示数据,用定时图显示信息之间的时序关系。
具有驱动时域仪器的能力,以便复显待测信号的真实波形及有利于故障定位。
具有可靠的毛刺检测能力。